FPGA ile İşlemci Tasarımı / BT-II / #1 (Giriş)
Bu yazı serimde BT-I işlemcisinin bir üst modeli olan BT-II işlemcisinin tasarımını ve FPGA üzerinde uygulamasını yapacağım.
Bu yazı serimde BT-I işlemcisinin bir üst modeli olan BT-II işlemcisinin tasarımını ve FPGA üzerinde uygulamasını yapacağım.
1.Program 0x01 ile adreslenen veriyi 0x02 adresine yazan program. 2.Program 0x02 ile adreslenen bitleri belli bir süre ile tersleyen program. Video: 3.Program 0x02 ile adreslenen alana 0xAA verisini yazan. Daha Daha fazla...
Önceki yazılarda tasarladığımız modülleri bu yazıda birleştirip, BT-I işlemcisine son halini vereceğiz.
Instruction Decoder, instruction registerindeki komutu çözüp buna göre işlemci içindeki modülleri konfigüre edip komutun yürütülmesini sağlar.
ISA(Instruction Set Architecture) yani komut seti mimarisi işlemci tarafından yürütülecek komutların ve bu komutların binary karşılıklarının tasarımıdır. BT-I işlemcisinin komut seti mimarisi oldukça basit yapıdadır. Bütün komutlar 16 bit genişliğinde Daha fazla...